¡¡

[WLD00ST]

ILSIÀÇ MPGA-3v3µð¹ÙÀ̽º

Integrated Logic Systems Inc.(ILSI)´Â FPGA ¿Í CPLD µð¹ÙÀ̽º¸¦ ´ëü ¼³°èÇÒ ¼ö ÀÖ´Â ÀÚ»çÀÇ MPGA(metal-programmed gate array) ±â¼úÀ» »ç¿ëÇÑ Â÷¼¼´ë ASIC Á¦Ç°, MPGA-3v3 ½Ã¸®Á ¹ßÇ¥ÇÏ¿´´Ù. MPGA ½Ã¸®Áî´Â ÃÖ»óÀ§ ±Ý¼ÓÃþ¸¸ ÁÖ¹®¼³°èÇÏ¿© ¿ÏÀü ·£´ý ·ÎÁ÷(full random logic)À» ¼öÇàÇϱâ À§ÇØ Metal Bridge ¾ÆÅ°ÅØó¸¦ »ç¿ëÇÑ´Ù. ILSI´Â ÀÌ·¯ÇÑ ½Ì±Û ¸¶½ºÅ© ·¹º§ ÇÁ·Î±×·¥È­(single-mask-level programmability)´Â ¾÷°è¿¡¼­ °¡Àå ³·Àº Á¦ÀÛ ºñ¿ë(tooling cost)À» Á¦°øÇÏ°í MPGA-3v3µð¹ÙÀ̽º´Â FPGA ¿Í CPLD ¼³°è°¡ ASICÀ¸·Î ÀÌÀüÀÌ ¼Õ½±°Ô »¡¸® °¡´ÉÇϵµ·Ï ÇÑ´Ù°í ÇÑ´Ù.

MPGA-3v3µð¹ÙÀ̽º´Â 3.3 ¿Í 5V¿¡¼­ µ¿ÀÛÇϸç 5-V-Çã¿ë(tolerant) I/O ´Â 3.3-V À¸·Î µ¿ÀÛ °¡´ÉÇÏ´Ù°í ÇÑ´Ù. ¾îÇø®ÄÉÀ̼ǿ¡ µû¶ó ESD(electrostatic discharge) Immunity´Â 7 KvÁ¤µµ·Î ³ô¾Æ Áú ¼ö ÀÖ´Ù. ¹Ù¿îµå¸® ½ºÄµ ¼º´ÉÀ» Çâ»ó½ÃÅ°±â À§ÇØ JTAG registers´Â ÇöÀç I/O ¹öÆÛ ¾È¿¡ Á÷Á¢ Á¦ÀÛÇÑ´Ù. I/O ÇÇÄ¡´Â 7.5% ´õ Á¼¾ÆÁö°í RAMÀº 7.5% ´õ ÁýÀûµÈ´Ù.

MPGA-3v3 ½Ã¸®Áî´Â Åë½Å, ÄÄÇ»ÅÍ ÁÖº¯±â±â, ³»ÀåÇü ½Ã½ºÅÛ ±×¸®°í ºñ¿ë Àý°¨ ÇÁ·Î±×·¥(cost reduction program)°ú obsolete device(³ëÈ­µÈ µð¹ÙÀ̽º) ´ëü µîÀÇ ¾îÇø®ÄÉÀ̼ǿ¡ ¾Ë¸Â´Ù.

ILSI´Â 4,000 pieceÀÌ»óÀÇ °í°´ÀÇ Ç¥ÁØ ¼³°è ´ëºÎºÐÀÇ °æ¿ì¿¡ NRE ºñ¿ë ¾øÀÌ º¯È¯ÇÏ¸ç °æÀï¾÷ü ¼Ö·ç¼Çº¸´Ù ´õ ³·Àº ´ÜÀ§ ÆǸŰ¡·Î MPGA-3v3À» ÆǸÅÇÒ ¿¹Á¤À̶ó ÇÑ´Ù. °¡°ÝÀº ÀÌÀü MPGA-III ½Ã¸®Á´Ù 10% ´õ ³·Àº °¡°ÝÀÌ´Ù. 100 ¸®µå ÆÐÅ°Áö¿¡¼­ 10,000 °ÔÀÌÆ®ÀÇ Xilinx, Lattice, Altera, Actel µð¹ÙÀ̽º ±ÞÀÇ MPGA-3v3ÀÇ ´ÜÀ§ ÆǸŰ¡(4,000piece)´Â 4.50 ´Þ·¯ÀÌ´Ù. ½Ì±Û/µà¾ó Æ÷Æ® RAM°ú 260°³ I/O ÇÉÀÇ 28,700 °ÔÀÌÆ® Ç÷¯½º 28,224 ºñÆ®ÀÇ MPGA- 3v3µð¹ÙÀ̽º´Â Áï½Ã ÀÌ¿ë °¡´ÉÇÏ´Ù. ¢À <S.H>